インテルの最新FPGA、5G、NFVをターゲットとした58Gトランシーバ内蔵

インテルは、Stratixプログラマブル・チップの最新モデルを提供しています。

インテルプログラマブル・アンサー・グループの上級品である広告およびマーケティング担当ディレクターのジョーダン・インケレス(Jordon Inkeles)は、58Gb / sトランシーバ内蔵の業界初のプログラマブル・ゲート・アレイ(FPGA)「以前は当社と野党の最も速いFPGAが28 Gb / sまたは30 Gb / sになりました」とInkeles氏は述べています。「新しいStratix 10 TX FPGAは、これを倍増して58になる」と語った。

親族のチップサークルは、Tier 1通信機器とクラウドキャリアだけでなく、休止しやすい雇用主の統計施設を目的としています。1から58ギガビット/秒のシリアルファクトチャージを有する144および204のトランシーバレーンを提供することができる。さらに最近のPAM4(4レンジのパルス振幅変調)会話は流行に役立ちますが、現在のコミュニティインフラストラクチャと下位互換性がある古いNRZ(0に戻ってこない)変調もサポートしています。

Inkeles氏によれば、この新技術は、非常に膨大な量の事実を処理するための帯域幅の障害を取り除く。これにより、チップはネットワーク機能の仮想化(NFV)、クラウド、および5Gを加速するために過度の速度の接続性を提供することができます。

「これが本当にしているのは、市場の場所で次の世代のインフラストラクチャを可能にすることです。これは、マルチテラバイトのルータとネットワーキングインフラストラクチャのすべてを、5Gバックボーン全体に可能にします」と彼は定義しました。"このような技術がなければ、5Gの携帯電話名を使用することができますが、バックボーンインフラストラクチャではそれを事実上送信することはできませんでした。

FPGAは、100GおよびFECを含むいくつかの強固なIP(Intellectual Property)コアを使用して、5Gフロントールおよびバックホールを対象とした全体的なパフォーマンス、遅延、および電力を強化します。Inkeles氏は、「バックホールでは、広帯域、低電力のフロントエンドと大きな帯域幅の集約を提供したいと考えています。

すべてのStratix 10 FPGAが現在利用可能です。これは、Stratix 10 GX FPGA(28Gトランシーバ搭載)、Stratix 10 SX FPGAクアッドコアARMプロセッサ搭載)、Stratix 10 MX FPGA(HBM再搭載)、Stratix 10 TX FPGA(58Gトランシーバ付)で構成されています。

元記事:https :  //www.sdxcentral.com/articles/news/intels-latest-fpga-integrated-58g-transceiver-targets-5g-nfv/2018/02/